# Microprocessador

SICO5A – Sistemas Digitais

Curso: Engenharia Elétrica

Professor: Layhon Santos layhonsantos@utfpr.edu.br









# Um computador Básico

✓ Todos os computadores consistem de blocos funcionais básicos que incluem uma unidade central de processamento (CPU), memória e portas de entrada/saída.





# Um computador Básico

- ✓ As instruções e os dados são armazenados na memória em locais específicos determinados pelo programa, uma lista de instruções idealizada para solucionar um problema específico. Cada local tem um único endereço associado
  - ✓ As instruções são obtidas pela CPU através da colocação de um endereço no barramento de endereço.
  - ✓ As instruções são transferidas via barramento de dados à medida que são solicitadas pela CP





### Um computador Básico - Unidade Central de Processamento (CPU)

- ✓A CPU é o "cérebro" do computador; ela supervisiona tudo que o computador faz. A CPU é um microprocessador com circuitos associados que controlam a execução dos programas (softwares).
- ✓ CPU obtém (busca) cada instrução do programa a partir da memória e realiza (executa) essa instrução.
- ✓ Após a execução de uma instrução, a CPU se move para a próxima e, na maioria dos casos, ela pode operar mais que uma instrução de cada vez.



### Um computador Básico - Memórias e Armazenamento

- ✓ A RAM (memória de acesso aleatório) armazena dados em binário e programas temporariamente durante o processamento.
- ✓Os dados são os números e as outras informações, e os programas são listas de instruções.
- ✓A RAM é volátil, significando que a informação é perdida se a alimentação for desligada ou faltar energia.
- ✓ A ROM (memória apenas de leitura) armazena um programa do sistema, que é permanente, denominado BIOS (Basic Input/Output System sistema de entrada/saída básico) e certas localizações dos programas de sistema na memória. A ROM é não-volátil, o que significa que ela retém o que é armazenado, mesmo quando a tensão de alimentação é desligada. C



### Um computador Básico - Memórias e Armazenamento

- ✓O BIOS é o menor nível do sistema operacional de um computador. Ele contém instruções que "dizem" à CPU o que fazer quando o sistema é energizado; a primeira instrução executada está no BIOS.
- ✓O BIOS controla as funções de inicialização básicas que incluem um autoteste e uma autocarga para carregar o restante do sistema operacional em disco.
- ✓O BIOS armazena endereços de programas do sistema que tratam determinadas requisições de periféricos denominadas interrupções, que provocam uma parada temporária no atual processamento.
- ✓ A memória cache é uma pequena RAM que é usada para armazenar uma quantidade limitadade dados usados freqüentemente os quais podem ser acessados de forma muito mais rápida em comparação com a RAM principal. A cache armazena a informação "à mão" que será usada novamente em vez da CPU ter que recuperá-la da memória principal.



### Um computador Básico - Memórias e Armazenamento

- ✓ O disco rígido é o principal meio de armazenamento em um computador porque ele pode armazenar grandes quantidades de dados e é não-volátil. O sistema operacional de alto nível (acima do BIOS) bem como os softwares aplicativos e os arquivos de dados são armazenados no disco rígido.
- ✓ Um dispositivo removível de armazenamento é uma parte da maioria dos sistemas de computador. Os tipos mais comuns de meios de armazenamento removíveis são os CDs, disquetes e discos Zip (meio de armazenamento magnético).



### Um computador Básico - Portas de Entrada/Saída

- ✓ Geralmente, o computador envia dados para um dispositivo periférico através de uma porta de saída e recebe informações através de uma porta de entrada.
- ✓ As portas de I/O podem ser configuradas pelo software como entrada ou saída.
- ✓O teclado, mouse, monitor de vídeo, impressora e outros periféricos se comunicam com a CPU através de portas de I/O individuais.
- ✓ As portas de I/O são geralmente classificadas como portas de I/O seriais, com uma única linha de dados, ou paralelas, com múltiplas linhas de dados.



### Um computador Básico - Barramentos

- ✓Os periféricos são conectados às portas de I/O do computador com barramentos de interfaces padronizados.
- ✓ Um barramento pode ser visto como uma "estrada" para o tráfego dos sinais digitais a qual consiste de um conjunto de conexões físicas, bem como especificações elétricas para os sinais.
- ✓O barramento paralelo mais comum é simplesmente chamado de barramento paralelo, o qual está conectado à porta de I/O normalmente denominada de porta da impressora (embora essa porta possa ser usada para outros periféricos).



### Um computador Básico - Barramentos

- ✓Os três tipos básicos de barramentos internos que interconectam a CPU com a memória e dispositivos de armazenamento e com as portas de I/O são os barramentos de endereço, dados e controle. Esses barramentos são geralmente agrupados no que é chamado de barramento local.
- √O barramento de endereço é usado pela CPU para especificar posições, ou endereços, de memória e para selecionar portas de I/O.
- √O barramento de dados é usado para transferir instruções e dados entre a CPU, memórias e portas de I/O.
- ✓O barramento de controle é usado para transferir sinais de controle gerados ou recebidos pela CPU.



### **Um computador Básico - Softwares**

- ✓ Software do Sistema O software do sistema é denominado sistema operacional do computador e permite ao usuário estabelecer uma interface com o computador. Os sistemas operacionais mais comuns usados em computadores desktop e laptop são Windows, Maços e UNIX. Muitos outros sistemas operacionais são usados em computadores com finalidades especiais e em computadores mainframes (de grande porte)
- ✓ Softwares Aplicativos Usamos softwares aplicativos para realizar um determinado trabalho ou tarefa.



### **Um computador Básico - Softwares**

- ✓ Software do Sistema O software do sistema é denominado sistema operacional do computador e permite ao usuário estabelecer uma interface com o computador. Os sistemas operacionais mais comuns usados em computadores desktop e laptop são Windows, Maços e UNIX. Muitos outros sistemas operacionais são usados em computadores com finalidades especiais e em computadores mainframes (de grande porte)
- ✓ Softwares Aplicativos Usamos softwares aplicativos para realizar um determinado trabalho ou tarefa.



# Um computador Básico - Sistema Típico





# **MICROPROCESSADORES**

✓O microprocessador é um circuito integrado digital que pode ser programado com uma série de instruções para executar diversas operações sobre os dados. Um microprocessador é a CPU do computador. Ele pode realizar operações lógicas e aritméticas, mover dados de um local para outro e tomar decisões baseadas em certas instruções.



# Elementos Básico

√O microprocessador é circuito integrado digital que pode ser programado com uma série de instruções para executar diversas operações sobre os dados. Um microprocessador é a CPU do computador. Ele pode realizar operações lógicas e aritméticas, mover dados de um local para outro e tomar decisões baseadas em certas instruções.





# Unidade Lógica e Aritmética

- ✓ ALU é o principal elemento de processamento do microprocessador.
- √ É gerenciada pela unidade de controle para realizar operações aritméticas (adição, subtração, multiplicação e divisão) e operações lógicas (NOT, AND, OR e EX-OR), bem como diversas outras operações. Os dados para a ALU são obtidos a partir do arranjo de registradores.
- ✓ Proprocessador é um circuito integrado digital que pode ser programado com uma série de instruções para executar diversas operações sobre os dados.
- ✓ Um microprocessador é a CPU do computador. Ele pode realizar operações lógicas e aritméticas, mover dados de um local para outro e tomar decisões baseadas em certas instruções.





# Decodificador de Instrução

- ✓ O decodificador de instrução pode ser considerado como parte da ALU, embora o tratemos como uma função separada nessa discussão porque as instruções e a decodificação delas são importantes para a operação do microprocessador.
- ✓O microprocessador realiza uma determinada tarefa definida pelo programa que consiste de uma lista de instruções armazenadas na memória.
- ✓O decodificador de instruções toma cada instrução em binário, na ordem em que elas aparecem na memória, e as decodifica.





# Decodificador de Instrução

- ✓ O arranjo de registradores é um conjunto de registradores internos ao microprocessador. Durante a execução de um programa, os dados e os endereços de memória são temporariamente armazenados em registradores que constituem esse arranjo.
- ✓ A ALU pode acessar os registradores de forma bastante rápida, tornando a execução do programa mais eficiente. Alguns registradores são classificados como de propósito geral, significando que eles podem ser usados para qualquer finalidade determinada pelo programa.
- ✓ Outros registradores têm capacidades e funções específicas e não podem ser usados como registradores de propósito geral. Todavia, outros registradores são denominados de invisíveis ao programa, usados apenas pelo microprocessador não estando disponíveis para o programador





# Decodificador de Instrução

✓A unidade de controle é encarregada do processamento das instruções uma vez decodificadas. Essa unidade provê a temporização e sinais de controle para transferir dados para dentro e para fora do microprocessador e para sincronizar a execução de instruções.





# Barramentos do microprocessador

- √O barramento de endereço é uma "via de mão única" através da qual o microprocessador envia um código de endereço de uma memória ou outro dispositivo externo.
- √O tamanho, ou a extensão, do barramento de endereço é especificado pelo número de vias ou bits.
- √Os primeiros microprocessadores tinham dezesseis linhas de endereços e podiam endereçar 65.536 (216) posições diferentes de memória.
- ✓ Quanto mais bits contiverem num endereço, maior o número de posições de memória que podem ser acessadas.
- ✓O número de bits de endereço tem avançado ao ponto de, no Pentium 4, termos 36 bits de endereço sendo possível acessar acima de 68 G (68.000.000.000) de posições de memória.



# Barramentos do microprocessador

- ✓ Barramento de Dados barramento de dados é uma "via de mão dupla" na qual dados ou códigos de instruções são transferidos para microprocessador ou os resultados de operações ou cálculos são enviados para fora do microprocessador.
- ✓ Os primeiros microprocessadores tinham barramentos de dados de 8 bits. Os microprocessadores atuais têm barramentos de dados de até 64 bits.

- ✓O barramento de controle é usado pelo microprocessador para coordenar suas operações e se comunicar com dispositivos externos.
- ✓ As linhas do barramento de controle também são usadas para inserir estados de espera especiais para dispositivos mais lentos, evitando assim contenção de barramento (choque de dados), uma condição que pode ocorrer se dois ou mais dispositivos tentarem se comunicar ao mesmo tempo.



# Programação de um Microprocessador

- ✓ Todos os microprocessadores trabalham com um conjunto de instruções que implementam as operações básica:
  - ✓ Transferência de dados
  - ✓ Aritméticas e lógicas
  - ✓ Manipulação de bit
  - ✓ Loops e jumps (saltos)
  - √ Strings
  - ✓ Sub-rotinas e interrupções
  - √ Controle



Control bus to ALU and other units

# Microprocessador (CPU)

• Aplicação Genérica e Definições:

Estrutura Interna:



Floyd, T. Sistemas digitais, fundamentos e aplicações. 9 ed. Porto Alegre. Bookman, 2007.



X

# Microprocessador (CPU)

• Aplicação Genérica e Definições: Control bus to ALU and other units Estrutura Interna: Timing and control unit Flag register ALU Microprocessor Instruction Stack pointer decoder Arithmetic Accumulator Instruction logic unit decoder (ALU) Index register Data register Program counter Timing/ Register General-purpose registers Control unit set В Address register

Address bus

Data bus

Floyd, T. Sistemas digitais, fundamentos e aplicações. 9 ed. Porto Alegre. Bookman, 2007.



• Aplicação Genérica e Definições:

Estrutura Interna:

Operação da ALU





Aplicação Genérica e Definições:

Estrutura Interna:

### Operação da ALU

#### Exemplo teórico:



Assuma (A = Accumulator) (D = Data Register)

- a) A minus D:
- *b) AD*:
- c) A + D:
- d)  $\bar{A}$ :
- e)  $D = D\bar{A}$
- f) D = D + A
- g)  $D = D \oplus A$



Aplicação Genérica e Definições:

Estrutura Interna:

Operação da ALU

#### Exemplo teórico:



Assuma (A = Accumulator) (D = Data Register)

a) A minus D:

0b00000010 ou 0x02

*b) AD*:

0b00000001 ou 0x01

c) A + D:

0b00000111 ou 0x07

d)  $\bar{A}$ :

0b11111100 ou 0xFC

e)  $D = D\bar{A}$ 

D recebe 0b00000100 ou 0x04

f) D = D + A

D recebe 0b00000111 ou 0x07

 $g) D = D \oplus A$ 

D recebe 0b00000110 ou 0x06



#### Aplicação Genérica e Definições:

Estrutura Interna:

# Operação da ALU Exemplo teórico:



Assuma (A = Accumulator) (D = Data Register) e)  $D = D\bar{A}$ 

D recebe 0b00000100 ou 0x04

Apaga em D as posições onde em A encontrase 1s binários. "Clear" parcial do dado.

f) 
$$D = D + A$$
  
D recebe 0b00000111 ou 0x07

Seta em D as posições onde em A encontra-se 1s binários. "Set" parcial do dado.

$$g) D = D \oplus A$$
  
D recebe 0b00000110 ou 0x06

Alterna entre 0 e 1 em D onde em A encontrase 1s binários "Toggle" parcial do dado man, 2007.



Aplicação Genérica e Definições:

Estrutura Interna:

Operação da ALU

Exemplo teórico:



Assuma que Accumulator foi carregado com o dado da posição 0x04 (A = &0x04) e o registrador Data Register foi carregado com o dado do endereço 0x02 (D = &0x02):

- a) D minus A:
- *b) AD*:
- c) A + D:
- d)  $\bar{A}$ :
- e)  $A = A\overline{D}$
- f) A = A + D
- g)  $D = D \oplus A$



• Aplicação Genérica e Definições:

Estrutura Interna:

Operação da ALU

Exemplo teórico:



Assuma que Accumulator foi carregado com o dado da posição 0x04 (A = &0x04) e o registrador Data Register foi carregado com o dado do endereço 0x02 (D = &0x02):

$$A = 0x1$$
;  $D = 0xF$ .

a) D minus A:

0xE

*b) AD*:

0x1

c) 
$$A + D$$
:

0xF

d)  $\bar{A}$ :

0xE

e) 
$$A = A\overline{D}$$

0x0

$$f) A = A + D$$

0xF

g) 
$$D = D \oplus A$$

0xE



Aplicação Genérica e Definições:

Estrutura Interna:

#### Operação da ALU

Exemplo teórico:



#### EPC: Refaça o exemplo anterior para:

- i) A = &0x03; D = &0x00;
- *ii)* A = &0x02; D = &0x01;
- iii) A = &0x04; D = &0x03;
- iv) A = &0x02; D = &0x05;
- V) A = &0x05; D = &0x02;
- *vi)* A = &0x0E; D = &0x0F;



• Aplicação Genérica e Definições:

Estrutura Interna:

Operação da ALU

Exemplo elementar

Construa a tabela verdade do circuito ao lado:



Estrutura interna bit-slice para cada bit de operando



• Aplicação Genérica e Definições:

Estrutura Interna:

Operação da ALU

Exemplo elementar

| setALU 2 | setALU 1 | setALU 0 | ALU Out                         | Carry<br>Out                      |
|----------|----------|----------|---------------------------------|-----------------------------------|
| 0        | 0        | 0        | An                              | -                                 |
| 0        | 0        | 1        | An + Bn                         | -                                 |
| 0        | 1        | 0        | $\overline{An}$                 | -                                 |
| 0        | 1        | 1        | AnBn                            | -                                 |
| 1        | 0        | 0        | An plus Bn plus Carry In [bit0] | An plus $Bn$ plus Carry In [bit1] |

| setALU 2 | setALU 1 | setALU 0 | ALU Out                         | Carry<br>Out |
|----------|----------|----------|---------------------------------|--------------|
| 0        | 0        | 0        | An                              | -            |
| 0        | 0        | 1        | An + Bn                         | -            |
| 0        | 1        | 0        | $\overline{An}$                 | -            |
| 0        | 1        | 1        | AnBn                            | -            |
| 1        | 0        | 0        | An plus Bn plus Carry In [bit0] |              |

Floyd, T. Sistemas digitais, fundamentos e aplicações. 9 ed. Porto Alegre. Bookman, 2007.



• Aplicação Genérica e Definições:

Estrutura Interna:

Operação da ALU

Exemplo: 74181



#### **FUNCTION TABLE**

| М              | MODE SELECT<br>INPUTS |                |                | ACTIVE LOW INPUTS<br>& OUTPUTS |                                              | ACTIVE HIGH INPUTS<br>& OUTPUTS |                                              |  |
|----------------|-----------------------|----------------|----------------|--------------------------------|----------------------------------------------|---------------------------------|----------------------------------------------|--|
| S <sub>3</sub> | s <sub>2</sub>        | s <sub>1</sub> | s <sub>0</sub> | LOGIC<br>(M = H)               | ARITHMETIC**<br>(M = L) (C <sub>n</sub> = L) | LOGIC<br>(M = H)                | ARITHMETIC**<br>(M = L) (C <sub>n</sub> = H) |  |
| L              | L                     | L              | L              | A                              | A minus 1                                    | A                               | Α                                            |  |
| L              | L                     | L              | Н              | AB                             | AB minus 1                                   | <u>A</u> + B                    | A + B                                        |  |
| L              | L                     | Н              | L              | A + B                          | AB minus 1                                   | AB                              | A + B                                        |  |
| L              | L                     | Н              | Н              | Logical 1 m                    | ninus 1                                      | Logical 0 m                     | minus 1                                      |  |
| L              | Н                     | L              | L              | A + B                          | A plus (A + B)                               | AB                              | A plus AB                                    |  |
| L              | н                     | L              | н              | В                              | AB plus (A + B)                              | В                               | (A + B) plus AB                              |  |
| L              | Н                     | Н              | L              | A ⊕ <u>B</u>                   | A minus B minus 1                            | A <u>⊕</u> B                    | A minus B minus 1                            |  |
| L              | Н                     | Н              | Н              | <u>A</u> + B                   | A + B                                        | <u>A</u> B                      | AB minus 1                                   |  |
| н              | L                     | L              | L              | AB                             | A plus (A + B)                               | A + B                           | A plus AB                                    |  |
| н              | L                     | L              | Н              | A ⊕ B                          | A plus B                                     | A ⊕ B                           | A plus B                                     |  |
| н              | L                     | Н              | L              | В                              | AB plus (A + B)                              | В                               | (A + B) plus AB                              |  |
| н              | L                     | Н              | Н              | A + B                          | A + B                                        | AB                              | AB minus 1                                   |  |
| н              | Н                     | L              | L              | Logical 0 A                    | plus A*                                      | Logical 1 A                     | plus A*                                      |  |
| н              | Н                     | L              | н              | AB                             | AB plus A                                    | A + B                           | (A + B) plus A                               |  |
| н              | Н                     | н              | L              | AB                             | AB plus A                                    | A + B                           | (A + B) Plus A                               |  |
| н              | н                     | н              | н              | Α                              | A                                            | Α                               | A minus 1                                    |  |

L = LOW Voltage Level

#### PIN NAMES

| A <sub>0</sub> -A <sub>3</sub> , B <sub>0</sub> -B <sub>3</sub><br>S <sub>0</sub> -S <sub>3</sub><br>M | Operand (Active LOW) Inputs<br>Function — Select Inputs<br>Mode Control Input |
|--------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------|
| Cn _                                                                                                   | Carry Input                                                                   |
| F <sub>0</sub> -F <sub>3</sub>                                                                         | Function (Active LOW) Outputs                                                 |
| A=B                                                                                                    | Comparator Output                                                             |
| G                                                                                                      | Carry Generator (Active LOW)                                                  |
| _                                                                                                      | Output                                                                        |
| P                                                                                                      | Carry Propagate (Active LOW)                                                  |
|                                                                                                        | Output                                                                        |
| Cn+4                                                                                                   | Carry Output                                                                  |



H = HIGH Voltage Level

<sup>\*</sup>Each bit is shifted to the next more significant position

<sup>\*\*</sup>Arithmetic operations expressed in 2s complement notation



• Aplicação Genérica e Definições:

Estrutura Interna:

Operação da ALU

Exemplo: 74181



#### **FUNCTION TABLE**

| MODE SELECT<br>INPUTS |                |                | СТ             | ACTIVE LOW INPUTS<br>& OUTPUTS |                                              | ACTIVE HIGH INPUTS<br>& OUTPUTS |                                              |  |
|-----------------------|----------------|----------------|----------------|--------------------------------|----------------------------------------------|---------------------------------|----------------------------------------------|--|
| S <sub>3</sub>        | s <sub>2</sub> | s <sub>1</sub> | s <sub>0</sub> | LOGIC<br>(M = H)               | ARITHMETIC**<br>(M = L) (C <sub>n</sub> = L) | LOGIC<br>(M = H)                | ARITHMETIC**<br>(M = L) (C <sub>n</sub> = H) |  |
| L                     | L              | L              | L              | <u>A</u>                       | A minus 1                                    | A                               | Α                                            |  |
| L                     | L              | L              | Н              | AB                             | AB minus 1                                   | <u>A</u> + B                    | A + B                                        |  |
| L                     | L              | Н              | L              | A + B                          | AB minus 1                                   | AB                              | A + B                                        |  |
| L                     | L              | Н              | Н              | Logical 1 n                    | ninus 1                                      | Logical 0 m                     | ninus 1                                      |  |
| L                     | Н              | L              | L              | A + B                          | A plus (A + B)                               | AB                              | A plus AB                                    |  |
| L                     | Н              | L              | н              | В                              | AB plus (A + B)                              | В                               | (A + B) plus AB                              |  |
| L                     | Н              | Н              | L              | A ⊕ <u>B</u>                   | A minus B minus 1                            | A <u>⊕</u> B                    | A minus B minus 1                            |  |
| L                     | Н              | Н              | Н              | <u>A</u> + B                   | A + B                                        | <u>A</u> B                      | AB minus 1                                   |  |
| н                     | L              | L              | L              | AB                             | A plus (A + B)                               | A + B                           | A plus AB                                    |  |
| н                     | L              | L              | Н              | A ⊕ B                          | A_plus B                                     | A ⊕ B                           | A plus B                                     |  |
| н                     | L              | Н              | L              | В                              | AB plus (A + B)                              | В                               | (A + B) plus AB                              |  |
| н                     | L              | Н              | Н              | A + B                          | A + B                                        | AB                              | AB minus 1                                   |  |
| н                     | Н              | L              | L              | Logical 0 A plus A*            |                                              | Logical 1 A                     | plus A*                                      |  |
| н                     | Н              | L              | Н              | AB                             | AB plus A                                    | A + B                           | (A + B) plus A                               |  |
| н                     | Н              | Н              | L              | AB                             | AB plus A                                    | A + B                           | (A + B) Plus A                               |  |
| н                     | н              | н              | Н              | Α                              | A                                            | Α                               | A minus 1                                    |  |

L = LOW Voltage Level

#### PIN NAMES

| A <sub>0</sub> -A <sub>3</sub> , B <sub>0</sub> -B <sub>3</sub> | Operand (Active LOW) Inputs   |
|-----------------------------------------------------------------|-------------------------------|
| $S_0 - S_3$                                                     | Function — Select Inputs      |
| M                                                               | Mode Control Input            |
| Cn _                                                            | Carry Input                   |
| F <sub>0</sub> -F <sub>3</sub>                                  | Function (Active LOW) Outputs |
| A = B                                                           | Comparator Output             |
| G                                                               | Carry Generator (Active LOW)  |
| _                                                               | Output                        |
| P                                                               | Carry Propagate (Active LOW)  |
|                                                                 | Output                        |
| Cn+4                                                            | Carry Output                  |



H = HIGH Voltage Level

<sup>\*</sup>Each bit is shifted to the next more significant position

<sup>\*\*</sup>Arithmetic operations expressed in 2s complement notation



Aplicação Genérica e Definições:



Operação da ALU

Exemplo: 74181



#### PIN NAMES

A = B Comparator Output

Carry Generator (Active LOW)

G Carry Generator (Active LOW)

Output
 P Carry Propagate (Active LOW)

Output

Cn+4 Carry Output



Estrutura interna completa



Control bus

# Microprocessador (CPU)

• Aplicação Genérica e Definições:

Estrutura Interna:



Floyd, T. Sistemas digitais, fundamentos e aplicações. 9 ed. Porto Alegre. Bookman, 2007.



Aplicação Genérica e Definições:

Estrutura Interna:

**Decodificador de Instrução:** é o responsável por interpretar os códigos de operação (opcodes) salvos na memória.



HALT = Stop

*LDA* = *Load Accumulator Direct* 

*STA* = *Store Accumulator Direct* 





Aplicação Genérica e Definições:

### Estrutura Interna:

Unidade de Controle: é a responsável por gerar os sinais de controle que sequenciam as operações básicas da unidade de processamento de forma a que o sistema realize operações complexas.





Floyd, T. Sistemas digitais, fundamentos e aplicações. 9 ed. Porto Alegre. Bookman, 2007.



Control bus to ALU and other units

# Microprocessador (CPU)

• Aplicação Genérica e Definições:

Estrutura Interna:



Floyd, T. Sistemas digitais, fundamentos e aplicações. 9 ed. Porto Alegre. Bookman, 2007.



• Operação:





## · Operação:

### **Escrita**



- 1 Address code for address  $6_{10}$  is placed on address bus.
- 2 Data are placed on data bus and followed by the write signal. Data are stored at address  $6_{10}$  in memory.



Operação:

### Leitura



- $\bigcirc$  Address  $5_{10}$  is placed on address bus and followed by the read signal.
- $\bigcirc$  Contents of address  $5_{10}$  in memory is placed on data bus and stored in data register.



- Operação:
- Instruções do Microcontrolador PIC: Byte Oriented
- · CPU de 8 Bits





## Operação:

## Espera - Sleep

| SLE                                                                                                                              | SLEEP Enter SLEEP mode  |                                                  |                                                                                                    |                                               |  |  |  |  |
|----------------------------------------------------------------------------------------------------------------------------------|-------------------------|--------------------------------------------------|----------------------------------------------------------------------------------------------------|-----------------------------------------------|--|--|--|--|
| Synt                                                                                                                             | Syntax: [ label ] SLEEP |                                                  |                                                                                                    |                                               |  |  |  |  |
| Оре                                                                                                                              | rands:                  | None                                             |                                                                                                    |                                               |  |  |  |  |
| Operation: $00h \rightarrow WDT$ , $0 \rightarrow WDT$ postscaler, $1 \rightarrow \overline{TO}$ , $0 \rightarrow \overline{PD}$ |                         |                                                  |                                                                                                    |                                               |  |  |  |  |
| Stati                                                                                                                            | us Affected:            | $\overline{TO}, \overline{PD}$                   |                                                                                                    |                                               |  |  |  |  |
| Ence                                                                                                                             | oding:                  | 0000                                             | 0000 0000 0000 0011                                                                                |                                               |  |  |  |  |
| Des                                                                                                                              | cription:               | cleared.<br>(TO) is se<br>its postso<br>The proc | er-down statu<br>The time-out<br>et. Watchdog<br>aler are clea<br>essor is put i<br>h the oscillat | status bit<br>Timer and<br>red.<br>into SLEEP |  |  |  |  |
| Wor                                                                                                                              | ds:                     | 1                                                |                                                                                                    |                                               |  |  |  |  |
| Cycl                                                                                                                             | es:                     | 1                                                |                                                                                                    |                                               |  |  |  |  |
| QC                                                                                                                               | cycle Activity:         | :                                                |                                                                                                    |                                               |  |  |  |  |
|                                                                                                                                  | Q1                      | Q2                                               | Q3                                                                                                 | Q4                                            |  |  |  |  |
|                                                                                                                                  | Decode                  | No                                               | Process                                                                                            | Go to                                         |  |  |  |  |
|                                                                                                                                  |                         | operation                                        | Data                                                                                               | sleep                                         |  |  |  |  |



- 1) Address code  $(6_{10})$  is placed on address bus.
- 2 Data are placed on data bus and stored in data register by the read signal.
- (3) Instruction is decoded.
- 4 Timing/Control unit stops processor operation.



## · Operação:

### **MOVLW**

### Move Literal para Acumulador

| MOVLW             | Move lite           | ral to W      | •        |       |          |
|-------------------|---------------------|---------------|----------|-------|----------|
| Syntax:           | [ label ]           | MOVLW         | / k      |       |          |
| Operands:         | $0 \le k \le 25$    | 55            |          |       |          |
| Operation:        | $k \to W$           |               |          |       |          |
| Status Affected:  | None                |               |          |       |          |
| Encoding:         | 0000                | 1110          | kkk      | ck    | kkkk     |
| Description:      | The eight into W.   | -bit litera   | d 'k' is | s loa | ded      |
| Words:            | 1                   |               |          |       |          |
| Cycles:           | 1                   |               |          |       |          |
| Q Cycle Activity: |                     |               |          |       |          |
| Q1                | Q2                  | Q3            | 3        |       | Q4       |
| Decode            | Read<br>literal 'k' | Proce<br>Data |          | Wr    | ite to W |
| Example:          | MOVLW               | 0x5A          |          |       |          |
| After Instruct    | ion                 |               |          |       |          |

0x5A



- Address of LDA immediate op-code (110) is placed on address bus.
- LDA immediate op-code is placed on data bus and stored in data register by the read signal.
- LDA instruction is decoded.
- Timing/Control unit initiates a read operation to fetch the operand.
- Address of operand  $(2_{10})$  is placed on address bus.
- Operand is placed on data bus and stored in data register by the read signal.
- Operand is loaded into accumulator.

Floyd, T. Sistemas digitais, fundamentos e aplicações. 9 ed. Porto Alegre. Bookman, 2007.



· Operação:

### **MOVF**

## Move Arquivo para Acumulador

| MOVF                        | Move f                                                                                                                                                                                                                                                                                                                                                                    |
|-----------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Syntax:                     | [label] MOVF f[,d[,a]                                                                                                                                                                                                                                                                                                                                                     |
| Operands:                   | $0 \le f \le 255$<br>$d \in [0,1]$<br>$a \in [0,1]$                                                                                                                                                                                                                                                                                                                       |
| Operation:                  | f 	o dest                                                                                                                                                                                                                                                                                                                                                                 |
| Status Affected:            | N, Z                                                                                                                                                                                                                                                                                                                                                                      |
| Encoding:                   | 0101 00da ffff ffff                                                                                                                                                                                                                                                                                                                                                       |
|                             | moved to a destination dependent upon the status of 'd'. If 'd' is 0, the result is placed in W. If 'd' is 1, the result is placed back in register 'f' (default). Location 'f' can be anywhere in the 256 byte bank. If 'a' is 0, the Access Bank will be selected, overriding the BSR value. If 'a' = 1, then the bank will be selected as per the BSR value (default). |
| Words:                      | 1                                                                                                                                                                                                                                                                                                                                                                         |
| Cycles:                     | 1                                                                                                                                                                                                                                                                                                                                                                         |
| Q Cycle Activity:           |                                                                                                                                                                                                                                                                                                                                                                           |
| Q1                          | Q2 Q3 Q4                                                                                                                                                                                                                                                                                                                                                                  |
| Decode                      | Read Process Write W register 'f' Data                                                                                                                                                                                                                                                                                                                                    |
| Example:                    | MOVF REG, 0, 0                                                                                                                                                                                                                                                                                                                                                            |
| Before Instru<br>REG<br>W   | ction = 0x22<br>= 0xFF                                                                                                                                                                                                                                                                                                                                                    |
| After Instructi<br>REG<br>W | ion = 0x22<br>= 0x22                                                                                                                                                                                                                                                                                                                                                      |





## · Operação:

### **BRA – Unconditional Branch**

### Pular código

| BRA          | ١                   | Unconditi                                            | ional Branc     | h                                            |
|--------------|---------------------|------------------------------------------------------|-----------------|----------------------------------------------|
| Synt         | ax:                 | [label] B                                            | RA n            |                                              |
| Оре          | rands:              | -1024 ≤ n                                            | ≤ 1023          |                                              |
| Ope          | ration:             | (PC) + 2 +                                           | 2n → PC         |                                              |
| Stati        | us Affected:        | None                                                 |                 |                                              |
| Ence         | oding:              | 1101                                                 | 0nnn nn         | nn nnnn                                      |
| Description: |                     | '2n' to the<br>have incre<br>instruction<br>PC+2+2n. | illoritou to it | ne PC will<br>etch the next<br>dress will be |
| Wor          | ds:                 | 1                                                    |                 |                                              |
| Cycl         | es:                 | 2                                                    |                 |                                              |
| QC           | ycle Activity:      |                                                      |                 |                                              |
|              | Q1                  | Q2                                                   | Q3              | Q4                                           |
|              | Decode              | Read literal<br>'n'                                  | Process<br>Data | Write to PC                                  |
|              | No<br>operation     | No<br>operation                                      | No<br>operation | No<br>operation                              |
| Exa          | mple:               | HERE                                                 | BRA Jump        |                                              |
|              | Before Instru<br>PC |                                                      | dress (HERE     | )                                            |
|              | After Instruc<br>PC |                                                      | dress (Jump     | )                                            |
|              |                     |                                                      |                 |                                              |



Floyd, T. Sistemas digitais, fundamentos e aplicações. 9 ed. Porto Alegre. Bookman, 2007.



- Operação:
- Registradores especiais:

## Registrador Acumulador (Work - W)

Guarda o resultado das operações e é também muitas vezes usado para especificar o endereço de acesso à memória.

## Contador de Programa

Sempre indica o endereço de memória da próxima instrução a ser executada.

## Registrador de Endereço

Guarda a informação para endereçamento da memória.

## Registrador de Dados

Guarda a informação lida ou a ser escrita na memória.



- Operação:
- Instruções do Microcontrolador PIC: Byte Oriented

|   | Mnemo    | onic,                           | Baradatta.                               | 0          | 16-  | Bit Instr | uction V | /ord |   |
|---|----------|---------------------------------|------------------------------------------|------------|------|-----------|----------|------|---|
|   | Opera    | nds                             | Description                              | Cycles     | MSb  |           |          | LSb  |   |
|   | BYTE-ORI | ENTED (                         | PERATIONS                                |            |      |           |          |      |   |
| T | ADDWF    | f. d. a                         | Add WREG and f                           | 1          | 0010 | 01da      | ffff     | ffff |   |
|   | ADDWFC   | f, d, a                         | Add WREG and Carry bit to f              | 1          | 0010 | 00da      | ffff     | ffff |   |
|   | ANDWF    | f. d. a                         | AND WREG with f                          | 1          | 0001 | 01da      | ffff     | ffff |   |
|   | CLRF     | f, a                            | Clear f                                  | 1          | 0110 | 101a      | ffff     | ffff |   |
|   | COMF     | f, d, a                         | Complement f                             | 1          | 0001 | 11da      | ffff     | ffff |   |
|   | CPFSEQ   | f, a                            | Compare f with WREG, Skip =              | 1 (2 or 3) | 0110 | 001a      | ffff     | ffff |   |
|   | CPFSGT   | f, a                            | Compare f with WREG, Skip >              | 1 (2 or 3) | 0110 | 010a      | ffff     | ffff |   |
|   | CPFSLT   | f, a                            | Compare f with WREG. Skip <              | 1 (2 or 3) | 0110 | 000a      | ffff     | ffff |   |
|   | DECF     | f, d, a                         | Decrement f                              | 1          | 0000 | 01da      | ffff     | ffff |   |
|   | DECFSZ   | f, d, a                         | Decrement f, Skip if 0                   | 1 (2 or 3) | 0010 | 11da      | ffff     | ffff |   |
|   | DCFSNZ   | f, d, a                         | Decrement f, Skip if Not 0               | 1 (2 or 3) | 0100 | 11da      | ffff     | ffff | L |
|   | INCF     | f, d, a                         | Increment f                              | 1          | 0010 | 10da      | ffff     | ffff |   |
|   | INCFSZ   | f, d, a                         | Increment f, Skip if 0                   | 1 (2 or 3) | 0011 | 11da      | ffff     | ffff |   |
|   | INFSNZ   | f, d, a                         | Increment f, Skip if Not 0               | 1 (2 or 3) | 0100 | 10da      | ffff     | ffff |   |
| _ | IORWF    | f, d, a                         | Inclusive OR WREG with f                 | 1          | 0001 | 00da      | ffff     | ffff |   |
|   | MOVF     | f, d, a                         | Move f                                   | 1          | 0101 | 00da      | ffff     | ffff |   |
| T | MOVFF    | f <sub>s</sub> , f <sub>d</sub> | Move f <sub>s</sub> (source) to 1st word | 2          | 1100 | ffff      | ffff     | ffff |   |
|   |          |                                 | f <sub>d</sub> (destination) 2nd word    |            | 1111 | ffff      | ffff     | ffff | L |
|   | MOVWF    | f, a                            | Move WREG to f                           | 1          | 0110 |           | ffff     | ffff |   |
|   | MULWF    | f, a                            | Multiply WREG with f                     | 1          | 0000 | 001a      |          | ffff | ı |
|   | NEGF     | f, a                            | Negate f                                 | 1          | 0110 |           | ffff     | ffff |   |
|   | RLCF     | f, d, a                         | Rotate Left f through Carry              | 1          | 0011 | 01da      | ffff     | ffff | 1 |
|   | RLNCF    | f, d, a                         | Rotate Left f (No Carry)                 | 1          | 0100 | 01da      | ffff     | ffff |   |
|   | RRCF     | f, d, a                         | Rotate Right f through Carry             | 1          | 0011 | 00da      | ffff     | ffff | 1 |
|   | RRNCF    | f, d, a                         | Rotate Right f (No Carry)                | 1          | 0100 | 00da      | ffff     | ffff |   |
|   | SETF     | f, a                            | Set f                                    | 1          | 0110 | 100a      | ffff     | ffff |   |
|   | SUBFWB   | f, d, a                         | Subtract f from WREG with<br>Borrow      | 1          | 0101 | 01da      | ffff     | ffff |   |
|   | SUBWF    | f, d, a                         | Subtract WREG from f                     | 1          | 0101 | 11da      | ffff     | ffff |   |
|   | SUBWFB   | f, d, a                         | Subtract WREG from f with<br>Borrow      | 1          | 0101 | 10da      | ffff     | ffff | 1 |
|   | SWAPF    | f. d. a                         | Swap Nibbles in f                        | 1          | 0011 | 10da      | ffff     | ffff |   |
|   | TSTFSZ   | f, a                            | Test f, Skip if 0                        | 1 (2 or 3) | 0110 | 011a      |          | ffff |   |
|   | XORWF    | f, d, a                         | Exclusive OR WREG with f                 | 1          | 0001 | 10da      | ffff     | ffff |   |
|   |          | , -, -                          |                                          |            |      |           |          |      | L |

#### Byte-oriented file register operations

| 15 | 10     | 9 | 8 | 7 |            | 0 |
|----|--------|---|---|---|------------|---|
|    | OPCODE | d | а |   | f (FILE #) |   |

d = 0 for result destination to be WREG register

d = 1 for result destination to be file register (f)

a = 0 to force Access Bank

a = 1 for BSR to select bank

f = 8-bit file register address

#### Byte to Byte move operations (2-word)

| 15 12  | 11                     | 0 |
|--------|------------------------|---|
| OPCODE | f (Source FILE #)      |   |
| 15 12  | 11                     | 0 |
| 1111   | f (Destination FILE #) |   |

f = 12-bit file register address

#### **Example Instruction**

ADDWF MYREG, W, B

(Assembly)

MOVFF MYREG1, MYREG2

Floyd, T. Sistemas digitais, fundamentos e aplicações. 9 ed. Porto Alegre. Bookman, 2007.



- Operação:
- Instruções do Microcontrolador PIC: Bit Oriented

| BIT-C | BIT-ORIENTED OPERATIONS |                           |            |      |      |      |      |  |  |
|-------|-------------------------|---------------------------|------------|------|------|------|------|--|--|
| BCF   | f, b, a                 | Bit Clear f               | 1          | 1001 | bbba | ffff | ffff |  |  |
| BSF   | f, b, a                 | Bit Set f                 | 1          | 1000 | bbba | ffff | ffff |  |  |
| BTFS  | C f, b, a               | Bit Test f, Skip if Clear | 1 (2 or 3) | 1011 | bbba | ffff | ffff |  |  |
| BTFS  | S f, b, a               | Bit Test f, Skip if Set   | 1 (2 or 3) | 1010 | bbba | ffff | ffff |  |  |
| BTG   | f, d, a                 | Bit Toggle f              | 1          | 0111 | bbba | ffff | ffff |  |  |

| oriented file regist           | er operations  | Example In | nstruction |
|--------------------------------|----------------|------------|------------|
| 5 12 11                        | 9 8 7          | 0          | (Assemb    |
| OPCODE b (BIT                  | #) a f(FILE#)  | BSF MYREG  | G, bit, B  |
| ,                              | 1   ` ′        | BSF MYREG  | G, bit, B  |
| on of bit in file register (f) |                | TIKEG      | 3, DIC, B  |
| Access Bank                    |                |            |            |
|                                | to select bank |            |            |



- Operação:
- Instruções do Microcontrolador PIC: Control Operations

| CONTROL | OPERA | TIONS                          |       |      |      |      |      |
|---------|-------|--------------------------------|-------|------|------|------|------|
| BC      | n     | Branch if Carry                | 1 (2) | 1110 | 0010 | nnnn | nnnn |
| BN      | n     | Branch if Negative             | 1 (2) | 1110 | 0110 | nnnn | nnnn |
| BNC     | n     | Branch if Not Carry            | 1 (2) | 1110 | 0011 | nnnn | nnnn |
| BNN     | n     | Branch if Not Negative         | 1 (2) | 1110 | 0111 | nnnn | nnnn |
| BNOV    | n     | Branch if Not Overflow         | 1 (2) | 1110 | 0101 | nnnn | nnnn |
| BNZ     | n     | Branch if Not Zero             | 1 (2) | 1110 | 0001 | nnnn | nnnn |
| BOV     | n     | Branch if Overflow             | 1 (2) | 1110 | 0100 | nnnn | nnnn |
| BRA     | n     | Branch Unconditionally         | 2     | 1101 | 0nnn | nnnn | nnnn |
| BZ      | n     | Branch if Zero                 | 1 (2) | 1110 | 0000 | nnnn | nnnn |
| CALL    | n, s  | Call Subroutine 1st word       | 2     | 1110 | 110s | kkkk | kkkk |
| 1       |       | 2nd word                       |       | 1111 | kkkk | kkkk | kkkk |
| CLRWDT  | _     | Clear Watchdog Timer           | 1     | 0000 | 0000 | 0000 | 0100 |
| DAW     | _     | Decimal Adjust WREG            | 1     | 0000 | 0000 | 0000 | 0111 |
| GOTO    | n     | Go to Address 1st word         | 2     | 1110 | 1111 | kkkk | kkkk |
|         |       | 2nd word                       |       | 1111 | kkkk | kkkk | kkkk |
| NOP     | _     | No Operation                   | 1     | 0000 | 0000 | 0000 | 0000 |
| NOP     | _     | No Operation                   | 1     | 1111 | xxxx | xxxx | xxxx |
| POP     | _     | Pop Top of Return Stack (TOS)  | 1     | 0000 | 0000 | 0000 | 0110 |
| PUSH    | _     | Push Top of Return Stack (TOS) | 1     | 0000 | 0000 | 0000 | 0101 |
| RCALL   | n     | Relative Call                  | 2     | 1101 | 1nnn | nnnn | nnnn |
| RESET   |       | Software Device Reset          | 1     | 0000 | 0000 | 1111 | 1111 |
| RETFIE  | S     | Return from Interrupt Enable   | 2     | 0000 | 0000 | 0001 | 000s |
|         |       |                                |       |      |      |      |      |
| RETLW   | k     | Return with Literal in WREG    | 2     | 0000 | 1100 | kkkk | kkkk |
| RETURN  | 8     | Return from Subroutine         | 2     | 0000 | 0000 | 0001 | 001s |
| SLEEP   | _     | Go into Standby mode           | 1     | 0000 | 0000 | 0000 | 0011 |

#### Control operations

CALL, GOTO and Branch operations

| 15 |       |    | 8 7         | 0            |
|----|-------|----|-------------|--------------|
|    | OPCOE | DΕ | n<7:        | 0> (literal) |
| 15 | 12    | 11 |             | 0            |
|    | 1111  |    | n<19:8> (li | teral)       |

n = 20-bit immediate value

#### **Example Instruction**

GOTO Label

(Assembly)



- Operação:
- Instruções do Microcontrolador PIC: Literal Operations

| Mnemonic,<br>Operands |       | December 1                     | Cualas | 16-E | Bit Inst | ruction | Word | Status          | Matas |
|-----------------------|-------|--------------------------------|--------|------|----------|---------|------|-----------------|-------|
|                       |       | Description                    | Cycles | MSb  |          |         | LSb  | Affected        | Notes |
| LITERAL               | OPERA | TIONS                          |        |      |          |         |      |                 |       |
| ADDLW                 | k     | Add Literal and WREG           | 1      | 0000 | 1111     | kkkk    | kkkk | C, DC, Z, OV, N |       |
| ANDLW                 | k     | AND Literal with WREG          | 1      | 0000 | 1011     | kkkk    | kkkk | Z, N            |       |
| IORLW                 | k     | Inclusive OR Literal with WREG | 1      | 0000 | 1001     | kkkk    | kkkk | Z, N            |       |
| LFSR                  | f, k  | Move Literal (12-bit) 2nd word | 2      | 1110 | 1110     | 00ff    | kkkk | None            |       |
|                       |       | to FSR(f) 1st word             |        | 1111 | 0000     | kkkk    | kkkk |                 |       |
| MOVLB                 | k     | Move Literal to BSR<3:0>       | 1      | 0000 | 0001     | 0000    | kkkk | None            |       |
| MOVLW                 | k     | Move Literal to WREG           | 1      | 0000 | 1110     | kkkk    | kkkk | None            |       |
| MULLW                 | k     | Multiply Literal with WREG     | 1      | 0000 | 1101     | kkkk    | kkkk | None            |       |
| RETLW                 | k     | Return with Literal in WREG    | 2      | 0000 | 1100     | kkkk    | kkkk | None            |       |
| SUBLW                 | k     | Subtract WREG from Literal     | 1      | 0000 | 1000     | kkkk    | kkkk | C, DC, Z, OV, N |       |
| XORLW                 | k     | Exclusive OR Literal with WREG | 1      | 0000 | 1010     | kkkk    | kkkk | Z, N            |       |





- · Operação:
- Tipos de Instruções:

### **RISC - Reduce Instruction Set Computers**

- Instruções primitivas simples e modos de endereçamento;
- Instruções executadas em poucos ciclos de clock;
- Instruções de comprimento uniformizado e formato de instrução fixa;
- Pipelining;
- Complexidade empurrada para o compilador;

### **CISC - Complex Instruction Set Computers**

- Conjunto de instruções mais rico, algumas simples, algumas muito complexas;
- Geralmente, as instruções levam mais de 1 clock para serem executadas;
- Instruções de tamanho variável;
- sem pipelining;
- Compatibilidade ascendente dentro de uma família;
- controle de microcódigo;
- Trabalhe bem com o compilador mais simples;

**CRISC** - Híbrido

Tendência nos processadores para computador



## Operação:

Conexão dos Periféricos:





## • Operação:

Conexão dos Periféricos (DMA – Direct Memory Access):



Floyd, T. Sistemas digitais, fundamentos e aplicações. 9 ed. Porto Alegre. Bookman, 2007.



- Operação:
- Pipelining:

| 1 <sup>st</sup> instruction<br>Stage 1 of<br>execution | Stage 2 of execution idle                              | Stage 3 of execution idle                              | First instruction                                          |
|--------------------------------------------------------|--------------------------------------------------------|--------------------------------------------------------|------------------------------------------------------------|
|                                                        | in program goes                                        |                                                        |                                                            |
| Stage 1 of execution idle                              | 1 <sup>st</sup> instruction<br>Stage 2 of<br>execution | Stage 3 of execution idle                              | through three<br>stages of<br>execution before<br>the next |
|                                                        | instruction starts                                     |                                                        |                                                            |
| Stage 1 of execution idle                              | Stage 2 of execution idle                              | 1 <sup>st</sup> instruction<br>Stage 3 of<br>execution | execution.                                                 |
|                                                        |                                                        |                                                        |                                                            |
| 2 <sup>nd</sup> instruction<br>Stage 1 of<br>execution | Stage 2 of execution idle                              | Stage 3 of execution idle                              | Second instruction                                         |
|                                                        |                                                        |                                                        | in program goes                                            |
| Stage 1 of execution idle                              | 2 <sup>nd</sup> instruction<br>Stage 2 of<br>execution | Stage 3 of execution idle                              | through three<br>stages of<br>execution before<br>the next |
|                                                        |                                                        |                                                        | instruction starts                                         |
| Stage 1 of execution idle                              | Stage 2 of execution idle                              | 2 <sup>nd</sup> instruction<br>Stage 3 of              | execution.                                                 |

ction oes ore irts

execution

| 1 <sup>st</sup> instruction<br>Stage 1 of<br>execution | Stage 2 of execution idle                              | Stage 3 of execution idle                              |                            |
|--------------------------------------------------------|--------------------------------------------------------|--------------------------------------------------------|----------------------------|
|                                                        |                                                        |                                                        |                            |
| 2 <sup>nd</sup> instruction<br>Stage 1 of<br>execution | 1 <sup>st</sup> instruction<br>Stage 2 of<br>execution | Stage 3 of execution idle                              |                            |
|                                                        |                                                        |                                                        |                            |
| 3 <sup>rd</sup> instruction<br>Stage 1 of<br>execution | 2 <sup>nd</sup> instruction<br>Stage 2 of<br>execution | 1 <sup>st</sup> instruction<br>Stage 3 of<br>execution | First instruction complete |
|                                                        |                                                        |                                                        |                            |
| 4 <sup>th</sup> instruction<br>Stage 1 of<br>execution | 3 <sup>rd</sup> instruction<br>Stage 2 of<br>execution | 2 <sup>nd</sup> instruction<br>Stage 3 of<br>execution |                            |

(b) Pipelined execution of a program showing three stages Floyd, T. Sistemas digitais, fundamentos e aplicações. 9 ed. Porto Alegre. Bookman, 2007.

<sup>(</sup>a) Nonpipelined execution of a program showing three stages of execution



Programação:

### High-level language

- Closer to human language
- Portable

#### Assembly language

- English-like terms representing binary code
- Machine dependent

### Machine language

- Binary code (1s and 0s)
- Machine dependent

### **Computer hardware (the "machine")**

- CPU
- Memory (RAM, ROM)
- Disk drives
- Input/Output







## Programação:

Utilização de um Assembler para programação.





## Programação:

Utilização de um Compilador C para programação.





Programação:

### Linguagem C

```
#include <P18F4550.h>
#define LED PORTDbits.RD0
#define CHAVE PORTCbits.RC0
void main (void)
{
    TRISDbits.TRISD0=0; // RD0 saida
    TRISCbits.TRISC0=1; // RB1 entrada

    for (;;)
    {
        if (!CHAVE) {
            LED=1;
        }
        else{
            LED=0;
        }
}
```

### Linguagem Assembly

```
void main (void)
      TRISDbits.TRISD0=0; // RD0 saída
     BCF 0xf95, 0, ACCESS
      TRISCbits.TRISC0=1; // RB1 entrada
     BSF 0xf94, 0, ACCESS
8:1
      for (;;)
     BRA 0xe6
10
11
          if (!CHAVE) {
     BTFSC 0xf82, 0, ACCESS
     BRA Oxee
               LED=1;
     BSF 0xf83, 0, ACCESS
13
14
           else{
     BRA 0xf0
15
               LED=0:
     BCF 0xf83, 0, ACCESS
16
17
18
     RETURN 0
```

Código de Máquina

2222222



• Programação:

### Linguagem C

```
#include <P18F4550.h>
#define LED PORTDbits.RD0
#define CHAVE PORTCbits.RC0
void main (void)
{
    TRISDbits.TRISD0=0; // RD0 saida
    TRISCbits.TRISC0=1; // RB1 entrada

    for (;;)
    {
        if (!CHAVE) {
            LED=1;
        }
        else{
            LED=0;
        }
}
```

## Linguagem Assembly

```
void main (void)
      TRISDbits.TRISD0=0; // RD0 saída
     BCF 0xf95, 0, ACCESS
      TRISCbits.TRISC0=1; // RB1 entrada
7:
     BSF 0xf94, 0, ACCESS
8:
       for (;;)
     BRA 0xe6
10
11
           if (!CHAVE) {
     BTFSC 0xf82, 0, ACCESS
     BRA Oxee
12
               LED=1:
     BSF 0xf83, 0, ACCESS
13
14
           else{
     BRA 0xf0
15
               LED=0:
     BCF 0xf83, 0, ACCESS
16
17
18
      RETURN 0
```

## Código de Máquina

```
Endereço | Opcode
  00E2
           9095
  00E4
           8094
8 -
  00F0
           D7FA
10:
11:
  00E6
           B082
  00E8
           D002
12:
  OOEA
           8083
13:
14:
  OOEC
           D001
15:
  OOEE
           9083
16:
17:
18:
  00F2
           0012
```